low_banner_工作區域 1.jpg

晶圓代工龍頭台積電 (2330-TW) 研究發展組織系統整合技術副總余振華表示,SiP 技術對速度、功耗改善空間有限,而 Chiplet 封裝技術則能維持每顆晶片效能、成本更低,加上 5G、AI 應用對性能要求嚴苛,看好這類「系統整合」技術,將成半導體技術主流路線之一。

  

根據陸媒報導,余振華出席 SEMICON China 2020 的中國國際半導體技術大會 CSTIC 2020,分享讓摩爾定律延續的三大先進封裝技術,包括整合型扇出 InFO、2.5D 的 CoWoS、3D IC,及 Chiplet 小晶片趨勢。

     

余振華在 SEMICON China 2020 上,以「Next Big Frontiers:Chiplet Integrations and More」為題,談及 SiP(System in a Package) 技術,余振華解釋,SiP 是把 2 至 3 顆晶片封裝在一起,將幾個小晶片封裝成一顆大晶片,嚴格來說,不是一個成功的技術,現在已很少人提起。

   

對於近期熱門的 Chiplet 封裝技術,余振華指出,Chiplet 概念就是把一顆 SoC 分成好幾個晶片,維持每顆晶片效能,但成本可以更低,是 SoP(System on Packaging) 的概念,類似 SiP 概念,但其實不同。  

   

台積電在先進封裝技術方面,目前除既有的整合型扇出 InFO 技術,及 2.5D 的 CoWoS,也已發展出晶圓級封裝技術系統整合晶片 (TSMC-SoIC) 技術。

 

資料來源: news.cnyes.com

https://www.applichem.com.tw/news-detail-2672758.html

arrow
arrow
    全站熱搜
    創作者介紹
    創作者 applichemm 的頭像
    applichemm

    品化科技Applichem

    applichemm 發表在 痞客邦 留言(0) 人氣()